]> git.lizzy.rs Git - rust.git/blob - compiler/rustc_target/src/spec/powerpc_wrs_vxworks.rs
Auto merge of #80625 - jyn514:python-what-python, r=Mark-Simulacrum
[rust.git] / compiler / rustc_target / src / spec / powerpc_wrs_vxworks.rs
1 use crate::abi::Endian;
2 use crate::spec::{LinkerFlavor, Target, TargetOptions};
3
4 pub fn target() -> Target {
5     let mut base = super::vxworks_base::opts();
6     base.pre_link_args.get_mut(&LinkerFlavor::Gcc).unwrap().push("-m32".to_string());
7     base.pre_link_args.get_mut(&LinkerFlavor::Gcc).unwrap().push("--secure-plt".to_string());
8     base.max_atomic_width = Some(32);
9
10     Target {
11         llvm_target: "powerpc-unknown-linux-gnu".to_string(),
12         pointer_width: 32,
13         data_layout: "E-m:e-p:32:32-i64:64-n32".to_string(),
14         arch: "powerpc".to_string(),
15         options: TargetOptions { endian: Endian::Big, features: "+secure-plt".to_string(), ..base },
16     }
17 }